ARM: dts: uniphier: make 32bit SoC DTSI linear
I notice some mistakes in the SoC DTSI; wrong interrupts properties of timer nodes, mismatch between the node name and the compatible for sdctrl block. Given those problems fixed, the common parts among SoCs are less than I had first expected. The more and more property overrides are making the SoC DTSI unreadable. Stretch out the SoC DTSI files and fix the following: - Fix the 3rd cell of the interrupts property of the timer nodes for Pro4, Pro5, PXs2 - Fix the node name mioctrl to sdctrl for Pro5, PXs2 - Fix the second region of l2 node for PXs2 Signed-off-by: Masahiro Yamada <yamada.masahiro@socionext.com>
This commit is contained in:
parent
7a8a658821
commit
2752bcaa1a
@ -1,199 +0,0 @@
|
|||||||
/*
|
|
||||||
* Device Tree Source commonly used by UniPhier ARM SoCs
|
|
||||||
*
|
|
||||||
* Copyright (C) 2015-2016 Socionext Inc.
|
|
||||||
* Author: Masahiro Yamada <yamada.masahiro@socionext.com>
|
|
||||||
*
|
|
||||||
* This file is dual-licensed: you can use it either under the terms
|
|
||||||
* of the GPL or the X11 license, at your option. Note that this dual
|
|
||||||
* licensing only applies to this file, and not this project as a
|
|
||||||
* whole.
|
|
||||||
*
|
|
||||||
* a) This file is free software; you can redistribute it and/or
|
|
||||||
* modify it under the terms of the GNU General Public License as
|
|
||||||
* published by the Free Software Foundation; either version 2 of the
|
|
||||||
* License, or (at your option) any later version.
|
|
||||||
*
|
|
||||||
* This file is distributed in the hope that it will be useful,
|
|
||||||
* but WITHOUT ANY WARRANTY; without even the implied warranty of
|
|
||||||
* MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
|
|
||||||
* GNU General Public License for more details.
|
|
||||||
*
|
|
||||||
* Or, alternatively,
|
|
||||||
*
|
|
||||||
* b) Permission is hereby granted, free of charge, to any person
|
|
||||||
* obtaining a copy of this software and associated documentation
|
|
||||||
* files (the "Software"), to deal in the Software without
|
|
||||||
* restriction, including without limitation the rights to use,
|
|
||||||
* copy, modify, merge, publish, distribute, sublicense, and/or
|
|
||||||
* sell copies of the Software, and to permit persons to whom the
|
|
||||||
* Software is furnished to do so, subject to the following
|
|
||||||
* conditions:
|
|
||||||
*
|
|
||||||
* The above copyright notice and this permission notice shall be
|
|
||||||
* included in all copies or substantial portions of the Software.
|
|
||||||
*
|
|
||||||
* THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND,
|
|
||||||
* EXPRESS OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES
|
|
||||||
* OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND
|
|
||||||
* NONINFRINGEMENT. IN NO EVENT SHALL THE AUTHORS OR COPYRIGHT
|
|
||||||
* HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER LIABILITY,
|
|
||||||
* WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING
|
|
||||||
* FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
|
|
||||||
* OTHER DEALINGS IN THE SOFTWARE.
|
|
||||||
*/
|
|
||||||
|
|
||||||
/include/ "skeleton.dtsi"
|
|
||||||
|
|
||||||
/ {
|
|
||||||
psci {
|
|
||||||
compatible = "arm,psci-0.2";
|
|
||||||
method = "smc";
|
|
||||||
};
|
|
||||||
|
|
||||||
clocks {
|
|
||||||
refclk: ref {
|
|
||||||
#clock-cells = <0>;
|
|
||||||
compatible = "fixed-clock";
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
soc: soc {
|
|
||||||
compatible = "simple-bus";
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <1>;
|
|
||||||
ranges;
|
|
||||||
interrupt-parent = <&intc>;
|
|
||||||
|
|
||||||
serial0: serial@54006800 {
|
|
||||||
compatible = "socionext,uniphier-uart";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x54006800 0x40>;
|
|
||||||
interrupts = <0 33 4>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_uart0>;
|
|
||||||
clocks = <&peri_clk 0>;
|
|
||||||
};
|
|
||||||
|
|
||||||
serial1: serial@54006900 {
|
|
||||||
compatible = "socionext,uniphier-uart";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x54006900 0x40>;
|
|
||||||
interrupts = <0 35 4>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_uart1>;
|
|
||||||
clocks = <&peri_clk 1>;
|
|
||||||
};
|
|
||||||
|
|
||||||
serial2: serial@54006a00 {
|
|
||||||
compatible = "socionext,uniphier-uart";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x54006a00 0x40>;
|
|
||||||
interrupts = <0 37 4>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_uart2>;
|
|
||||||
clocks = <&peri_clk 2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
serial3: serial@54006b00 {
|
|
||||||
compatible = "socionext,uniphier-uart";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x54006b00 0x40>;
|
|
||||||
interrupts = <0 177 4>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_uart3>;
|
|
||||||
clocks = <&peri_clk 3>;
|
|
||||||
};
|
|
||||||
|
|
||||||
system_bus: system-bus@58c00000 {
|
|
||||||
compatible = "socionext,uniphier-system-bus";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x58c00000 0x400>;
|
|
||||||
#address-cells = <2>;
|
|
||||||
#size-cells = <1>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_system_bus>;
|
|
||||||
};
|
|
||||||
|
|
||||||
smpctrl@59800000 {
|
|
||||||
compatible = "socionext,uniphier-smpctrl";
|
|
||||||
reg = <0x59801000 0x400>;
|
|
||||||
};
|
|
||||||
|
|
||||||
mioctrl@59810000 {
|
|
||||||
compatible = "socionext,uniphier-mioctrl",
|
|
||||||
"simple-mfd", "syscon";
|
|
||||||
reg = <0x59810000 0x800>;
|
|
||||||
|
|
||||||
mio_clk: clock {
|
|
||||||
#clock-cells = <1>;
|
|
||||||
};
|
|
||||||
|
|
||||||
mio_rst: reset {
|
|
||||||
#reset-cells = <1>;
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
perictrl@59820000 {
|
|
||||||
compatible = "socionext,uniphier-perictrl",
|
|
||||||
"simple-mfd", "syscon";
|
|
||||||
reg = <0x59820000 0x200>;
|
|
||||||
|
|
||||||
peri_clk: clock {
|
|
||||||
#clock-cells = <1>;
|
|
||||||
};
|
|
||||||
|
|
||||||
peri_rst: reset {
|
|
||||||
#reset-cells = <1>;
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
timer@60000200 {
|
|
||||||
compatible = "arm,cortex-a9-global-timer";
|
|
||||||
reg = <0x60000200 0x20>;
|
|
||||||
interrupts = <1 11 0x104>;
|
|
||||||
clocks = <&arm_timer_clk>;
|
|
||||||
};
|
|
||||||
|
|
||||||
timer@60000600 {
|
|
||||||
compatible = "arm,cortex-a9-twd-timer";
|
|
||||||
reg = <0x60000600 0x20>;
|
|
||||||
interrupts = <1 13 0x104>;
|
|
||||||
clocks = <&arm_timer_clk>;
|
|
||||||
};
|
|
||||||
|
|
||||||
intc: interrupt-controller@60001000 {
|
|
||||||
compatible = "arm,cortex-a9-gic";
|
|
||||||
reg = <0x60001000 0x1000>,
|
|
||||||
<0x60000100 0x100>;
|
|
||||||
#interrupt-cells = <3>;
|
|
||||||
interrupt-controller;
|
|
||||||
};
|
|
||||||
|
|
||||||
soc-glue@5f800000 {
|
|
||||||
compatible = "socionext,uniphier-soc-glue",
|
|
||||||
"simple-mfd", "syscon";
|
|
||||||
reg = <0x5f800000 0x2000>;
|
|
||||||
|
|
||||||
pinctrl: pinctrl {
|
|
||||||
/* specify compatible in each SoC DTSI */
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
sysctrl@61840000 {
|
|
||||||
compatible = "socionext,uniphier-sysctrl",
|
|
||||||
"simple-mfd", "syscon";
|
|
||||||
reg = <0x61840000 0x10000>;
|
|
||||||
|
|
||||||
sys_clk: clock {
|
|
||||||
#clock-cells = <1>;
|
|
||||||
};
|
|
||||||
|
|
||||||
sys_rst: reset {
|
|
||||||
#reset-cells = <1>;
|
|
||||||
};
|
|
||||||
};
|
|
||||||
};
|
|
||||||
};
|
|
||||||
|
|
||||||
/include/ "uniphier-pinctrl.dtsi"
|
|
@ -43,7 +43,7 @@
|
|||||||
* OTHER DEALINGS IN THE SOFTWARE.
|
* OTHER DEALINGS IN THE SOFTWARE.
|
||||||
*/
|
*/
|
||||||
|
|
||||||
/include/ "uniphier-common32.dtsi"
|
/include/ "skeleton.dtsi"
|
||||||
|
|
||||||
/ {
|
/ {
|
||||||
compatible = "socionext,uniphier-ld4";
|
compatible = "socionext,uniphier-ld4";
|
||||||
@ -61,147 +61,267 @@
|
|||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
psci {
|
||||||
|
compatible = "arm,psci-0.2";
|
||||||
|
method = "smc";
|
||||||
|
};
|
||||||
|
|
||||||
clocks {
|
clocks {
|
||||||
|
refclk: ref {
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
#clock-cells = <0>;
|
||||||
|
clock-frequency = <24576000>;
|
||||||
|
};
|
||||||
|
|
||||||
arm_timer_clk: arm_timer_clk {
|
arm_timer_clk: arm_timer_clk {
|
||||||
#clock-cells = <0>;
|
#clock-cells = <0>;
|
||||||
compatible = "fixed-clock";
|
compatible = "fixed-clock";
|
||||||
clock-frequency = <50000000>;
|
clock-frequency = <50000000>;
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
};
|
|
||||||
|
|
||||||
&soc {
|
soc {
|
||||||
l2: l2-cache@500c0000 {
|
compatible = "simple-bus";
|
||||||
compatible = "socionext,uniphier-system-cache";
|
|
||||||
reg = <0x500c0000 0x2000>, <0x503c0100 0x4>, <0x506c0000 0x400>;
|
|
||||||
interrupts = <0 174 4>, <0 175 4>;
|
|
||||||
cache-unified;
|
|
||||||
cache-size = <(512 * 1024)>;
|
|
||||||
cache-sets = <256>;
|
|
||||||
cache-line-size = <128>;
|
|
||||||
cache-level = <2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c0: i2c@58400000 {
|
|
||||||
compatible = "socionext,uniphier-i2c";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x58400000 0x40>;
|
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <1>;
|
||||||
interrupts = <0 41 1>;
|
ranges;
|
||||||
pinctrl-names = "default";
|
interrupt-parent = <&intc>;
|
||||||
pinctrl-0 = <&pinctrl_i2c0>;
|
|
||||||
clocks = <&peri_clk 4>;
|
l2: l2-cache@500c0000 {
|
||||||
clock-frequency = <100000>;
|
compatible = "socionext,uniphier-system-cache";
|
||||||
|
reg = <0x500c0000 0x2000>, <0x503c0100 0x4>,
|
||||||
|
<0x506c0000 0x400>;
|
||||||
|
interrupts = <0 174 4>, <0 175 4>;
|
||||||
|
cache-unified;
|
||||||
|
cache-size = <(512 * 1024)>;
|
||||||
|
cache-sets = <256>;
|
||||||
|
cache-line-size = <128>;
|
||||||
|
cache-level = <2>;
|
||||||
|
};
|
||||||
|
|
||||||
|
serial0: serial@54006800 {
|
||||||
|
compatible = "socionext,uniphier-uart";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x54006800 0x40>;
|
||||||
|
interrupts = <0 33 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_uart0>;
|
||||||
|
clocks = <&peri_clk 0>;
|
||||||
|
};
|
||||||
|
|
||||||
|
serial1: serial@54006900 {
|
||||||
|
compatible = "socionext,uniphier-uart";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x54006900 0x40>;
|
||||||
|
interrupts = <0 35 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_uart1>;
|
||||||
|
clocks = <&peri_clk 1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
serial2: serial@54006a00 {
|
||||||
|
compatible = "socionext,uniphier-uart";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x54006a00 0x40>;
|
||||||
|
interrupts = <0 37 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_uart2>;
|
||||||
|
clocks = <&peri_clk 2>;
|
||||||
|
};
|
||||||
|
|
||||||
|
serial3: serial@54006b00 {
|
||||||
|
compatible = "socionext,uniphier-uart";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x54006b00 0x40>;
|
||||||
|
interrupts = <0 29 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_uart3>;
|
||||||
|
clocks = <&peri_clk 3>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c0: i2c@58400000 {
|
||||||
|
compatible = "socionext,uniphier-i2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58400000 0x40>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 41 1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c0>;
|
||||||
|
clocks = <&peri_clk 4>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c1: i2c@58480000 {
|
||||||
|
compatible = "socionext,uniphier-i2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58480000 0x40>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 42 1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c1>;
|
||||||
|
clocks = <&peri_clk 5>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* chip-internal connection for DMD */
|
||||||
|
i2c2: i2c@58500000 {
|
||||||
|
compatible = "socionext,uniphier-i2c";
|
||||||
|
reg = <0x58500000 0x40>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 43 1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c2>;
|
||||||
|
clocks = <&peri_clk 6>;
|
||||||
|
clock-frequency = <400000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c3: i2c@58580000 {
|
||||||
|
compatible = "socionext,uniphier-i2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58580000 0x40>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 44 1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c3>;
|
||||||
|
clocks = <&peri_clk 7>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
system_bus: system-bus@58c00000 {
|
||||||
|
compatible = "socionext,uniphier-system-bus";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58c00000 0x400>;
|
||||||
|
#address-cells = <2>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_system_bus>;
|
||||||
|
};
|
||||||
|
|
||||||
|
smpctrl@59800000 {
|
||||||
|
compatible = "socionext,uniphier-smpctrl";
|
||||||
|
reg = <0x59801000 0x400>;
|
||||||
|
};
|
||||||
|
|
||||||
|
mioctrl@59810000 {
|
||||||
|
compatible = "socionext,uniphier-ld4-mioctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59810000 0x800>;
|
||||||
|
|
||||||
|
mio_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-ld4-mio-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
mio_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-ld4-mio-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
perictrl@59820000 {
|
||||||
|
compatible = "socionext,uniphier-ld4-perictrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59820000 0x200>;
|
||||||
|
|
||||||
|
peri_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-ld4-peri-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
peri_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-ld4-peri-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
usb0: usb@5a800100 {
|
||||||
|
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x5a800100 0x100>;
|
||||||
|
interrupts = <0 80 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_usb0>;
|
||||||
|
clocks = <&mio_clk 7>, <&mio_clk 8>, <&mio_clk 12>;
|
||||||
|
resets = <&sys_rst 8>, <&mio_rst 7>, <&mio_rst 8>,
|
||||||
|
<&mio_rst 12>;
|
||||||
|
};
|
||||||
|
|
||||||
|
usb1: usb@5a810100 {
|
||||||
|
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x5a810100 0x100>;
|
||||||
|
interrupts = <0 81 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_usb1>;
|
||||||
|
clocks = <&mio_clk 7>, <&mio_clk 9>, <&mio_clk 13>;
|
||||||
|
resets = <&sys_rst 8>, <&mio_rst 7>, <&mio_rst 9>,
|
||||||
|
<&mio_rst 13>;
|
||||||
|
};
|
||||||
|
|
||||||
|
usb2: usb@5a820100 {
|
||||||
|
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x5a820100 0x100>;
|
||||||
|
interrupts = <0 82 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_usb2>;
|
||||||
|
clocks = <&mio_clk 7>, <&mio_clk 10>, <&mio_clk 14>;
|
||||||
|
resets = <&sys_rst 8>, <&mio_rst 7>, <&mio_rst 10>,
|
||||||
|
<&mio_rst 14>;
|
||||||
|
};
|
||||||
|
|
||||||
|
soc-glue@5f800000 {
|
||||||
|
compatible = "socionext,uniphier-ld4-soc-glue",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x5f800000 0x2000>;
|
||||||
|
|
||||||
|
pinctrl: pinctrl {
|
||||||
|
compatible = "socionext,uniphier-ld4-pinctrl";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000200 {
|
||||||
|
compatible = "arm,cortex-a9-global-timer";
|
||||||
|
reg = <0x60000200 0x20>;
|
||||||
|
interrupts = <1 11 0x104>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000600 {
|
||||||
|
compatible = "arm,cortex-a9-twd-timer";
|
||||||
|
reg = <0x60000600 0x20>;
|
||||||
|
interrupts = <1 13 0x104>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
intc: interrupt-controller@60001000 {
|
||||||
|
compatible = "arm,cortex-a9-gic";
|
||||||
|
reg = <0x60001000 0x1000>,
|
||||||
|
<0x60000100 0x100>;
|
||||||
|
#interrupt-cells = <3>;
|
||||||
|
interrupt-controller;
|
||||||
|
};
|
||||||
|
|
||||||
|
sysctrl@61840000 {
|
||||||
|
compatible = "socionext,uniphier-ld4-sysctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x61840000 0x10000>;
|
||||||
|
|
||||||
|
sys_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-ld4-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sys_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-ld4-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
i2c1: i2c@58480000 {
|
|
||||||
compatible = "socionext,uniphier-i2c";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x58480000 0x40>;
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
interrupts = <0 42 1>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_i2c1>;
|
|
||||||
clocks = <&peri_clk 5>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
/* chip-internal connection for DMD */
|
|
||||||
i2c2: i2c@58500000 {
|
|
||||||
compatible = "socionext,uniphier-i2c";
|
|
||||||
reg = <0x58500000 0x40>;
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
interrupts = <0 43 1>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_i2c2>;
|
|
||||||
clocks = <&peri_clk 6>;
|
|
||||||
clock-frequency = <400000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c3: i2c@58580000 {
|
|
||||||
compatible = "socionext,uniphier-i2c";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x58580000 0x40>;
|
|
||||||
#address-cells = <1>;
|
|
||||||
#size-cells = <0>;
|
|
||||||
interrupts = <0 44 1>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_i2c3>;
|
|
||||||
clocks = <&peri_clk 7>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
usb0: usb@5a800100 {
|
|
||||||
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x5a800100 0x100>;
|
|
||||||
interrupts = <0 80 4>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_usb0>;
|
|
||||||
clocks = <&mio_clk 7>, <&mio_clk 8>, <&mio_clk 12>;
|
|
||||||
resets = <&mio_rst 7>, <&mio_rst 8>, <&mio_rst 12>, <&sys_rst 8>;
|
|
||||||
};
|
|
||||||
|
|
||||||
usb1: usb@5a810100 {
|
|
||||||
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x5a810100 0x100>;
|
|
||||||
interrupts = <0 81 4>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_usb1>;
|
|
||||||
clocks = <&mio_clk 7>, <&mio_clk 9>, <&mio_clk 13>;
|
|
||||||
resets = <&mio_rst 7>, <&mio_rst 9>, <&mio_rst 13>, <&sys_rst 8>;
|
|
||||||
};
|
|
||||||
|
|
||||||
usb2: usb@5a820100 {
|
|
||||||
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x5a820100 0x100>;
|
|
||||||
interrupts = <0 82 4>;
|
|
||||||
pinctrl-names = "default";
|
|
||||||
pinctrl-0 = <&pinctrl_usb2>;
|
|
||||||
clocks = <&mio_clk 7>, <&mio_clk 10>, <&mio_clk 14>;
|
|
||||||
resets = <&mio_rst 7>, <&mio_rst 10>, <&mio_rst 14>, <&sys_rst 8>;
|
|
||||||
};
|
|
||||||
|
|
||||||
};
|
};
|
||||||
|
|
||||||
&refclk {
|
/include/ "uniphier-pinctrl.dtsi"
|
||||||
clock-frequency = <24576000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&serial3 {
|
|
||||||
interrupts = <0 29 4>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_clk {
|
|
||||||
compatible = "socionext,uniphier-ld4-mio-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_rst {
|
|
||||||
compatible = "socionext,uniphier-ld4-mio-reset";
|
|
||||||
resets = <&sys_rst 7>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_clk {
|
|
||||||
compatible = "socionext,uniphier-ld4-peri-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_rst {
|
|
||||||
compatible = "socionext,uniphier-ld4-peri-reset";
|
|
||||||
};
|
|
||||||
|
|
||||||
&pinctrl {
|
|
||||||
compatible = "socionext,uniphier-ld4-pinctrl";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_clk {
|
|
||||||
compatible = "socionext,uniphier-ld4-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_rst {
|
|
||||||
compatible = "socionext,uniphier-ld4-reset";
|
|
||||||
};
|
|
||||||
|
@ -43,7 +43,7 @@
|
|||||||
* OTHER DEALINGS IN THE SOFTWARE.
|
* OTHER DEALINGS IN THE SOFTWARE.
|
||||||
*/
|
*/
|
||||||
|
|
||||||
/include/ "uniphier-common32.dtsi"
|
/include/ "skeleton.dtsi"
|
||||||
|
|
||||||
/ {
|
/ {
|
||||||
compatible = "socionext,uniphier-pro4";
|
compatible = "socionext,uniphier-pro4";
|
||||||
@ -69,155 +69,279 @@
|
|||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
psci {
|
||||||
|
compatible = "arm,psci-0.2";
|
||||||
|
method = "smc";
|
||||||
|
};
|
||||||
|
|
||||||
clocks {
|
clocks {
|
||||||
|
refclk: ref {
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
#clock-cells = <0>;
|
||||||
|
clock-frequency = <25000000>;
|
||||||
|
};
|
||||||
|
|
||||||
arm_timer_clk: arm_timer_clk {
|
arm_timer_clk: arm_timer_clk {
|
||||||
#clock-cells = <0>;
|
#clock-cells = <0>;
|
||||||
compatible = "fixed-clock";
|
compatible = "fixed-clock";
|
||||||
clock-frequency = <50000000>;
|
clock-frequency = <50000000>;
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
};
|
|
||||||
|
|
||||||
&soc {
|
soc {
|
||||||
l2: l2-cache@500c0000 {
|
compatible = "simple-bus";
|
||||||
compatible = "socionext,uniphier-system-cache";
|
|
||||||
reg = <0x500c0000 0x2000>, <0x503c0100 0x4>, <0x506c0000 0x400>;
|
|
||||||
interrupts = <0 174 4>, <0 175 4>;
|
|
||||||
cache-unified;
|
|
||||||
cache-size = <(768 * 1024)>;
|
|
||||||
cache-sets = <256>;
|
|
||||||
cache-line-size = <128>;
|
|
||||||
cache-level = <2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c0: i2c@58780000 {
|
|
||||||
compatible = "socionext,uniphier-fi2c";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x58780000 0x80>;
|
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <1>;
|
||||||
interrupts = <0 41 4>;
|
ranges;
|
||||||
pinctrl-names = "default";
|
interrupt-parent = <&intc>;
|
||||||
pinctrl-0 = <&pinctrl_i2c0>;
|
|
||||||
clocks = <&peri_clk 4>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c1: i2c@58781000 {
|
l2: l2-cache@500c0000 {
|
||||||
compatible = "socionext,uniphier-fi2c";
|
compatible = "socionext,uniphier-system-cache";
|
||||||
status = "disabled";
|
reg = <0x500c0000 0x2000>, <0x503c0100 0x4>,
|
||||||
reg = <0x58781000 0x80>;
|
<0x506c0000 0x400>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 174 4>, <0 175 4>;
|
||||||
#size-cells = <0>;
|
cache-unified;
|
||||||
interrupts = <0 42 4>;
|
cache-size = <(768 * 1024)>;
|
||||||
pinctrl-names = "default";
|
cache-sets = <256>;
|
||||||
pinctrl-0 = <&pinctrl_i2c1>;
|
cache-line-size = <128>;
|
||||||
clocks = <&peri_clk 5>;
|
cache-level = <2>;
|
||||||
clock-frequency = <100000>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
i2c2: i2c@58782000 {
|
serial0: serial@54006800 {
|
||||||
compatible = "socionext,uniphier-fi2c";
|
compatible = "socionext,uniphier-uart";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x58782000 0x80>;
|
reg = <0x54006800 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 33 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 43 4>;
|
pinctrl-0 = <&pinctrl_uart0>;
|
||||||
pinctrl-names = "default";
|
clocks = <&peri_clk 0>;
|
||||||
pinctrl-0 = <&pinctrl_i2c2>;
|
};
|
||||||
clocks = <&peri_clk 6>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c3: i2c@58783000 {
|
serial1: serial@54006900 {
|
||||||
compatible = "socionext,uniphier-fi2c";
|
compatible = "socionext,uniphier-uart";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x58783000 0x80>;
|
reg = <0x54006900 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 35 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 44 4>;
|
pinctrl-0 = <&pinctrl_uart1>;
|
||||||
pinctrl-names = "default";
|
clocks = <&peri_clk 1>;
|
||||||
pinctrl-0 = <&pinctrl_i2c3>;
|
};
|
||||||
clocks = <&peri_clk 7>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
/* i2c4 does not exist */
|
serial2: serial@54006a00 {
|
||||||
|
compatible = "socionext,uniphier-uart";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x54006a00 0x40>;
|
||||||
|
interrupts = <0 37 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_uart2>;
|
||||||
|
clocks = <&peri_clk 2>;
|
||||||
|
};
|
||||||
|
|
||||||
/* chip-internal connection for DMD */
|
serial3: serial@54006b00 {
|
||||||
i2c5: i2c@58785000 {
|
compatible = "socionext,uniphier-uart";
|
||||||
compatible = "socionext,uniphier-fi2c";
|
status = "disabled";
|
||||||
reg = <0x58785000 0x80>;
|
reg = <0x54006b00 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 177 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 25 4>;
|
pinctrl-0 = <&pinctrl_uart3>;
|
||||||
clocks = <&peri_clk 9>;
|
clocks = <&peri_clk 3>;
|
||||||
clock-frequency = <400000>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
/* chip-internal connection for HDMI */
|
i2c0: i2c@58780000 {
|
||||||
i2c6: i2c@58786000 {
|
compatible = "socionext,uniphier-fi2c";
|
||||||
compatible = "socionext,uniphier-fi2c";
|
status = "disabled";
|
||||||
reg = <0x58786000 0x80>;
|
reg = <0x58780000 0x80>;
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
interrupts = <0 26 4>;
|
interrupts = <0 41 4>;
|
||||||
clocks = <&peri_clk 10>;
|
pinctrl-names = "default";
|
||||||
clock-frequency = <400000>;
|
pinctrl-0 = <&pinctrl_i2c0>;
|
||||||
};
|
clocks = <&peri_clk 4>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
usb2: usb@5a800100 {
|
i2c1: i2c@58781000 {
|
||||||
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
compatible = "socionext,uniphier-fi2c";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x5a800100 0x100>;
|
reg = <0x58781000 0x80>;
|
||||||
interrupts = <0 80 4>;
|
#address-cells = <1>;
|
||||||
pinctrl-names = "default";
|
#size-cells = <0>;
|
||||||
pinctrl-0 = <&pinctrl_usb2>;
|
interrupts = <0 42 4>;
|
||||||
clocks = <&mio_clk 7>, <&mio_clk 8>, <&mio_clk 12>;
|
pinctrl-names = "default";
|
||||||
resets = <&mio_rst 7>, <&mio_rst 8>, <&mio_rst 12>, <&sys_rst 8>;
|
pinctrl-0 = <&pinctrl_i2c1>;
|
||||||
};
|
clocks = <&peri_clk 5>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
usb3: usb@5a810100 {
|
i2c2: i2c@58782000 {
|
||||||
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
compatible = "socionext,uniphier-fi2c";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x5a810100 0x100>;
|
reg = <0x58782000 0x80>;
|
||||||
interrupts = <0 81 4>;
|
#address-cells = <1>;
|
||||||
pinctrl-names = "default";
|
#size-cells = <0>;
|
||||||
pinctrl-0 = <&pinctrl_usb3>;
|
interrupts = <0 43 4>;
|
||||||
clocks = <&mio_clk 7>, <&mio_clk 9>, <&mio_clk 13>;
|
pinctrl-names = "default";
|
||||||
resets = <&mio_rst 7>, <&mio_rst 9>, <&mio_rst 13>, <&sys_rst 8>;
|
pinctrl-0 = <&pinctrl_i2c2>;
|
||||||
|
clocks = <&peri_clk 6>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c3: i2c@58783000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58783000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 44 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c3>;
|
||||||
|
clocks = <&peri_clk 7>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* i2c4 does not exist */
|
||||||
|
|
||||||
|
/* chip-internal connection for DMD */
|
||||||
|
i2c5: i2c@58785000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
reg = <0x58785000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 25 4>;
|
||||||
|
clocks = <&peri_clk 9>;
|
||||||
|
clock-frequency = <400000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* chip-internal connection for HDMI */
|
||||||
|
i2c6: i2c@58786000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
reg = <0x58786000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 26 4>;
|
||||||
|
clocks = <&peri_clk 10>;
|
||||||
|
clock-frequency = <400000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
system_bus: system-bus@58c00000 {
|
||||||
|
compatible = "socionext,uniphier-system-bus";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58c00000 0x400>;
|
||||||
|
#address-cells = <2>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_system_bus>;
|
||||||
|
};
|
||||||
|
|
||||||
|
smpctrl@59800000 {
|
||||||
|
compatible = "socionext,uniphier-smpctrl";
|
||||||
|
reg = <0x59801000 0x400>;
|
||||||
|
};
|
||||||
|
|
||||||
|
mioctrl@59810000 {
|
||||||
|
compatible = "socionext,uniphier-pro4-mioctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59810000 0x800>;
|
||||||
|
|
||||||
|
mio_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-pro4-mio-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
mio_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-pro4-mio-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
perictrl@59820000 {
|
||||||
|
compatible = "socionext,uniphier-pro4-perictrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59820000 0x200>;
|
||||||
|
|
||||||
|
peri_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-pro4-peri-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
peri_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-pro4-peri-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
usb2: usb@5a800100 {
|
||||||
|
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x5a800100 0x100>;
|
||||||
|
interrupts = <0 80 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_usb2>;
|
||||||
|
clocks = <&mio_clk 7>, <&mio_clk 8>, <&mio_clk 12>;
|
||||||
|
resets = <&sys_rst 8>, <&mio_rst 7>, <&mio_rst 8>,
|
||||||
|
<&mio_rst 12>;
|
||||||
|
};
|
||||||
|
|
||||||
|
usb3: usb@5a810100 {
|
||||||
|
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x5a810100 0x100>;
|
||||||
|
interrupts = <0 81 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_usb3>;
|
||||||
|
clocks = <&mio_clk 7>, <&mio_clk 9>, <&mio_clk 13>;
|
||||||
|
resets = <&sys_rst 8>, <&mio_rst 7>, <&mio_rst 9>,
|
||||||
|
<&mio_rst 13>;
|
||||||
|
};
|
||||||
|
|
||||||
|
soc-glue@5f800000 {
|
||||||
|
compatible = "socionext,uniphier-pro4-soc-glue",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x5f800000 0x2000>;
|
||||||
|
|
||||||
|
pinctrl: pinctrl {
|
||||||
|
compatible = "socionext,uniphier-pro4-pinctrl";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000200 {
|
||||||
|
compatible = "arm,cortex-a9-global-timer";
|
||||||
|
reg = <0x60000200 0x20>;
|
||||||
|
interrupts = <1 11 0x304>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000600 {
|
||||||
|
compatible = "arm,cortex-a9-twd-timer";
|
||||||
|
reg = <0x60000600 0x20>;
|
||||||
|
interrupts = <1 13 0x304>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
intc: interrupt-controller@60001000 {
|
||||||
|
compatible = "arm,cortex-a9-gic";
|
||||||
|
reg = <0x60001000 0x1000>,
|
||||||
|
<0x60000100 0x100>;
|
||||||
|
#interrupt-cells = <3>;
|
||||||
|
interrupt-controller;
|
||||||
|
};
|
||||||
|
|
||||||
|
sysctrl@61840000 {
|
||||||
|
compatible = "socionext,uniphier-pro4-sysctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x61840000 0x10000>;
|
||||||
|
|
||||||
|
sys_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-pro4-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sys_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-pro4-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
&refclk {
|
/include/ "uniphier-pinctrl.dtsi"
|
||||||
clock-frequency = <25000000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_clk {
|
|
||||||
compatible = "socionext,uniphier-pro4-mio-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_rst {
|
|
||||||
compatible = "socionext,uniphier-pro4-mio-reset";
|
|
||||||
resets = <&sys_rst 7>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_clk {
|
|
||||||
compatible = "socionext,uniphier-pro4-peri-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_rst {
|
|
||||||
compatible = "socionext,uniphier-pro4-peri-reset";
|
|
||||||
};
|
|
||||||
|
|
||||||
&pinctrl {
|
|
||||||
compatible = "socionext,uniphier-pro4-pinctrl";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_clk {
|
|
||||||
compatible = "socionext,uniphier-pro4-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_rst {
|
|
||||||
compatible = "socionext,uniphier-pro4-reset";
|
|
||||||
};
|
|
||||||
|
@ -43,7 +43,7 @@
|
|||||||
* OTHER DEALINGS IN THE SOFTWARE.
|
* OTHER DEALINGS IN THE SOFTWARE.
|
||||||
*/
|
*/
|
||||||
|
|
||||||
/include/ "uniphier-common32.dtsi"
|
/include/ "skeleton.dtsi"
|
||||||
|
|
||||||
/ {
|
/ {
|
||||||
compatible = "socionext,uniphier-pro5";
|
compatible = "socionext,uniphier-pro5";
|
||||||
@ -143,144 +143,268 @@
|
|||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
psci {
|
||||||
|
compatible = "arm,psci-0.2";
|
||||||
|
method = "smc";
|
||||||
|
};
|
||||||
|
|
||||||
clocks {
|
clocks {
|
||||||
|
refclk: ref {
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
#clock-cells = <0>;
|
||||||
|
clock-frequency = <20000000>;
|
||||||
|
};
|
||||||
|
|
||||||
arm_timer_clk: arm_timer_clk {
|
arm_timer_clk: arm_timer_clk {
|
||||||
#clock-cells = <0>;
|
#clock-cells = <0>;
|
||||||
compatible = "fixed-clock";
|
compatible = "fixed-clock";
|
||||||
clock-frequency = <50000000>;
|
clock-frequency = <50000000>;
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
};
|
|
||||||
|
|
||||||
&soc {
|
soc {
|
||||||
l2: l2-cache@500c0000 {
|
compatible = "simple-bus";
|
||||||
compatible = "socionext,uniphier-system-cache";
|
|
||||||
reg = <0x500c0000 0x2000>, <0x503c0100 0x8>, <0x506c0000 0x400>;
|
|
||||||
interrupts = <0 190 4>, <0 191 4>;
|
|
||||||
cache-unified;
|
|
||||||
cache-size = <(2 * 1024 * 1024)>;
|
|
||||||
cache-sets = <512>;
|
|
||||||
cache-line-size = <128>;
|
|
||||||
cache-level = <2>;
|
|
||||||
next-level-cache = <&l3>;
|
|
||||||
};
|
|
||||||
|
|
||||||
l3: l3-cache@500c8000 {
|
|
||||||
compatible = "socionext,uniphier-system-cache";
|
|
||||||
reg = <0x500c8000 0x2000>, <0x503c8100 0x8>, <0x506c8000 0x400>;
|
|
||||||
interrupts = <0 174 4>, <0 175 4>;
|
|
||||||
cache-unified;
|
|
||||||
cache-size = <(2 * 1024 * 1024)>;
|
|
||||||
cache-sets = <512>;
|
|
||||||
cache-line-size = <256>;
|
|
||||||
cache-level = <3>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c0: i2c@58780000 {
|
|
||||||
compatible = "socionext,uniphier-fi2c";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x58780000 0x80>;
|
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <1>;
|
||||||
interrupts = <0 41 4>;
|
ranges;
|
||||||
pinctrl-names = "default";
|
interrupt-parent = <&intc>;
|
||||||
pinctrl-0 = <&pinctrl_i2c0>;
|
|
||||||
clocks = <&peri_clk 4>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c1: i2c@58781000 {
|
l2: l2-cache@500c0000 {
|
||||||
compatible = "socionext,uniphier-fi2c";
|
compatible = "socionext,uniphier-system-cache";
|
||||||
status = "disabled";
|
reg = <0x500c0000 0x2000>, <0x503c0100 0x8>,
|
||||||
reg = <0x58781000 0x80>;
|
<0x506c0000 0x400>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 190 4>, <0 191 4>;
|
||||||
#size-cells = <0>;
|
cache-unified;
|
||||||
interrupts = <0 42 4>;
|
cache-size = <(2 * 1024 * 1024)>;
|
||||||
pinctrl-names = "default";
|
cache-sets = <512>;
|
||||||
pinctrl-0 = <&pinctrl_i2c1>;
|
cache-line-size = <128>;
|
||||||
clocks = <&peri_clk 5>;
|
cache-level = <2>;
|
||||||
clock-frequency = <100000>;
|
next-level-cache = <&l3>;
|
||||||
};
|
};
|
||||||
|
|
||||||
i2c2: i2c@58782000 {
|
l3: l3-cache@500c8000 {
|
||||||
compatible = "socionext,uniphier-fi2c";
|
compatible = "socionext,uniphier-system-cache";
|
||||||
status = "disabled";
|
reg = <0x500c8000 0x2000>, <0x503c8100 0x8>,
|
||||||
reg = <0x58782000 0x80>;
|
<0x506c8000 0x400>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 174 4>, <0 175 4>;
|
||||||
#size-cells = <0>;
|
cache-unified;
|
||||||
interrupts = <0 43 4>;
|
cache-size = <(2 * 1024 * 1024)>;
|
||||||
pinctrl-names = "default";
|
cache-sets = <512>;
|
||||||
pinctrl-0 = <&pinctrl_i2c2>;
|
cache-line-size = <256>;
|
||||||
clocks = <&peri_clk 6>;
|
cache-level = <3>;
|
||||||
clock-frequency = <100000>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
i2c3: i2c@58783000 {
|
serial0: serial@54006800 {
|
||||||
compatible = "socionext,uniphier-fi2c";
|
compatible = "socionext,uniphier-uart";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x58783000 0x80>;
|
reg = <0x54006800 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 33 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 44 4>;
|
pinctrl-0 = <&pinctrl_uart0>;
|
||||||
pinctrl-names = "default";
|
clocks = <&peri_clk 0>;
|
||||||
pinctrl-0 = <&pinctrl_i2c3>;
|
};
|
||||||
clocks = <&peri_clk 7>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
/* i2c4 does not exist */
|
serial1: serial@54006900 {
|
||||||
|
compatible = "socionext,uniphier-uart";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x54006900 0x40>;
|
||||||
|
interrupts = <0 35 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_uart1>;
|
||||||
|
clocks = <&peri_clk 1>;
|
||||||
|
};
|
||||||
|
|
||||||
/* chip-internal connection for DMD */
|
serial2: serial@54006a00 {
|
||||||
i2c5: i2c@58785000 {
|
compatible = "socionext,uniphier-uart";
|
||||||
compatible = "socionext,uniphier-fi2c";
|
status = "disabled";
|
||||||
reg = <0x58785000 0x80>;
|
reg = <0x54006a00 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 37 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 25 4>;
|
pinctrl-0 = <&pinctrl_uart2>;
|
||||||
clocks = <&peri_clk 9>;
|
clocks = <&peri_clk 2>;
|
||||||
clock-frequency = <400000>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
/* chip-internal connection for HDMI */
|
serial3: serial@54006b00 {
|
||||||
i2c6: i2c@58786000 {
|
compatible = "socionext,uniphier-uart";
|
||||||
compatible = "socionext,uniphier-fi2c";
|
status = "disabled";
|
||||||
reg = <0x58786000 0x80>;
|
reg = <0x54006b00 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 177 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 26 4>;
|
pinctrl-0 = <&pinctrl_uart3>;
|
||||||
clocks = <&peri_clk 10>;
|
clocks = <&peri_clk 3>;
|
||||||
clock-frequency = <400000>;
|
};
|
||||||
|
|
||||||
|
i2c0: i2c@58780000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58780000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 41 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c0>;
|
||||||
|
clocks = <&peri_clk 4>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c1: i2c@58781000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58781000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 42 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c1>;
|
||||||
|
clocks = <&peri_clk 5>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c2: i2c@58782000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58782000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 43 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c2>;
|
||||||
|
clocks = <&peri_clk 6>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c3: i2c@58783000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58783000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 44 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c3>;
|
||||||
|
clocks = <&peri_clk 7>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* i2c4 does not exist */
|
||||||
|
|
||||||
|
/* chip-internal connection for DMD */
|
||||||
|
i2c5: i2c@58785000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
reg = <0x58785000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 25 4>;
|
||||||
|
clocks = <&peri_clk 9>;
|
||||||
|
clock-frequency = <400000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* chip-internal connection for HDMI */
|
||||||
|
i2c6: i2c@58786000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
reg = <0x58786000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 26 4>;
|
||||||
|
clocks = <&peri_clk 10>;
|
||||||
|
clock-frequency = <400000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
system_bus: system-bus@58c00000 {
|
||||||
|
compatible = "socionext,uniphier-system-bus";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58c00000 0x400>;
|
||||||
|
#address-cells = <2>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_system_bus>;
|
||||||
|
};
|
||||||
|
|
||||||
|
smpctrl@59800000 {
|
||||||
|
compatible = "socionext,uniphier-smpctrl";
|
||||||
|
reg = <0x59801000 0x400>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sdctrl@59810000 {
|
||||||
|
compatible = "socionext,uniphier-pro5-sdctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59810000 0x800>;
|
||||||
|
|
||||||
|
sd_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-pro5-sd-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sd_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-pro5-sd-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
perictrl@59820000 {
|
||||||
|
compatible = "socionext,uniphier-pro5-perictrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59820000 0x200>;
|
||||||
|
|
||||||
|
peri_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-pro5-peri-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
peri_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-pro5-peri-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
soc-glue@5f800000 {
|
||||||
|
compatible = "socionext,uniphier-pro5-soc-glue",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x5f800000 0x2000>;
|
||||||
|
|
||||||
|
pinctrl: pinctrl {
|
||||||
|
compatible = "socionext,uniphier-pro5-pinctrl";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000200 {
|
||||||
|
compatible = "arm,cortex-a9-global-timer";
|
||||||
|
reg = <0x60000200 0x20>;
|
||||||
|
interrupts = <1 11 0x304>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000600 {
|
||||||
|
compatible = "arm,cortex-a9-twd-timer";
|
||||||
|
reg = <0x60000600 0x20>;
|
||||||
|
interrupts = <1 13 0x304>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
intc: interrupt-controller@60001000 {
|
||||||
|
compatible = "arm,cortex-a9-gic";
|
||||||
|
reg = <0x60001000 0x1000>,
|
||||||
|
<0x60000100 0x100>;
|
||||||
|
#interrupt-cells = <3>;
|
||||||
|
interrupt-controller;
|
||||||
|
};
|
||||||
|
|
||||||
|
sysctrl@61840000 {
|
||||||
|
compatible = "socionext,uniphier-pro5-sysctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x61840000 0x10000>;
|
||||||
|
|
||||||
|
sys_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-pro5-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sys_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-pro5-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
&refclk {
|
/include/ "uniphier-pinctrl.dtsi"
|
||||||
clock-frequency = <20000000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_clk {
|
|
||||||
compatible = "socionext,uniphier-pro5-sd-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_rst {
|
|
||||||
compatible = "socionext,uniphier-pro5-sd-reset";
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_clk {
|
|
||||||
compatible = "socionext,uniphier-pro5-peri-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_rst {
|
|
||||||
compatible = "socionext,uniphier-pro5-peri-reset";
|
|
||||||
};
|
|
||||||
|
|
||||||
&pinctrl {
|
|
||||||
compatible = "socionext,uniphier-pro5-pinctrl";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_clk {
|
|
||||||
compatible = "socionext,uniphier-pro5-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_rst {
|
|
||||||
compatible = "socionext,uniphier-pro5-reset";
|
|
||||||
};
|
|
||||||
|
@ -43,7 +43,7 @@
|
|||||||
* OTHER DEALINGS IN THE SOFTWARE.
|
* OTHER DEALINGS IN THE SOFTWARE.
|
||||||
*/
|
*/
|
||||||
|
|
||||||
/include/ "uniphier-common32.dtsi"
|
/include/ "skeleton.dtsi"
|
||||||
|
|
||||||
/ {
|
/ {
|
||||||
compatible = "socionext,uniphier-pxs2";
|
compatible = "socionext,uniphier-pxs2";
|
||||||
@ -131,141 +131,264 @@
|
|||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
psci {
|
||||||
|
compatible = "arm,psci-0.2";
|
||||||
|
method = "smc";
|
||||||
|
};
|
||||||
|
|
||||||
clocks {
|
clocks {
|
||||||
|
refclk: ref {
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
#clock-cells = <0>;
|
||||||
|
clock-frequency = <25000000>;
|
||||||
|
};
|
||||||
|
|
||||||
arm_timer_clk: arm_timer_clk {
|
arm_timer_clk: arm_timer_clk {
|
||||||
#clock-cells = <0>;
|
#clock-cells = <0>;
|
||||||
compatible = "fixed-clock";
|
compatible = "fixed-clock";
|
||||||
clock-frequency = <50000000>;
|
clock-frequency = <50000000>;
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
};
|
|
||||||
|
|
||||||
&soc {
|
soc {
|
||||||
l2: l2-cache@500c0000 {
|
compatible = "simple-bus";
|
||||||
compatible = "socionext,uniphier-system-cache";
|
|
||||||
reg = <0x500c0000 0x2000>, <0x503c0100 0x4>, <0x506c0000 0x400>;
|
|
||||||
interrupts = <0 174 4>, <0 175 4>, <0 190 4>, <0 191 4>;
|
|
||||||
cache-unified;
|
|
||||||
cache-size = <(1280 * 1024)>;
|
|
||||||
cache-sets = <512>;
|
|
||||||
cache-line-size = <128>;
|
|
||||||
cache-level = <2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c0: i2c@58780000 {
|
|
||||||
compatible = "socionext,uniphier-fi2c";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x58780000 0x80>;
|
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <1>;
|
||||||
interrupts = <0 41 4>;
|
ranges;
|
||||||
pinctrl-names = "default";
|
interrupt-parent = <&intc>;
|
||||||
pinctrl-0 = <&pinctrl_i2c0>;
|
|
||||||
clocks = <&peri_clk 4>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c1: i2c@58781000 {
|
l2: l2-cache@500c0000 {
|
||||||
compatible = "socionext,uniphier-fi2c";
|
compatible = "socionext,uniphier-system-cache";
|
||||||
status = "disabled";
|
reg = <0x500c0000 0x2000>, <0x503c0100 0x8>,
|
||||||
reg = <0x58781000 0x80>;
|
<0x506c0000 0x400>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 174 4>, <0 175 4>, <0 190 4>, <0 191 4>;
|
||||||
#size-cells = <0>;
|
cache-unified;
|
||||||
interrupts = <0 42 4>;
|
cache-size = <(1280 * 1024)>;
|
||||||
pinctrl-names = "default";
|
cache-sets = <512>;
|
||||||
pinctrl-0 = <&pinctrl_i2c1>;
|
cache-line-size = <128>;
|
||||||
clocks = <&peri_clk 5>;
|
cache-level = <2>;
|
||||||
clock-frequency = <100000>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
i2c2: i2c@58782000 {
|
serial0: serial@54006800 {
|
||||||
compatible = "socionext,uniphier-fi2c";
|
compatible = "socionext,uniphier-uart";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x58782000 0x80>;
|
reg = <0x54006800 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 33 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
pinctrl-names = "default";
|
pinctrl-0 = <&pinctrl_uart0>;
|
||||||
pinctrl-0 = <&pinctrl_i2c2>;
|
clocks = <&peri_clk 0>;
|
||||||
interrupts = <0 43 4>;
|
};
|
||||||
clocks = <&peri_clk 6>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c3: i2c@58783000 {
|
serial1: serial@54006900 {
|
||||||
compatible = "socionext,uniphier-fi2c";
|
compatible = "socionext,uniphier-uart";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x58783000 0x80>;
|
reg = <0x54006900 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 35 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 44 4>;
|
pinctrl-0 = <&pinctrl_uart1>;
|
||||||
pinctrl-names = "default";
|
clocks = <&peri_clk 1>;
|
||||||
pinctrl-0 = <&pinctrl_i2c3>;
|
};
|
||||||
clocks = <&peri_clk 7>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
/* chip-internal connection for DMD */
|
serial2: serial@54006a00 {
|
||||||
i2c4: i2c@58784000 {
|
compatible = "socionext,uniphier-uart";
|
||||||
compatible = "socionext,uniphier-fi2c";
|
status = "disabled";
|
||||||
reg = <0x58784000 0x80>;
|
reg = <0x54006a00 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 37 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 45 4>;
|
pinctrl-0 = <&pinctrl_uart2>;
|
||||||
clocks = <&peri_clk 8>;
|
clocks = <&peri_clk 2>;
|
||||||
clock-frequency = <400000>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
/* chip-internal connection for STM */
|
serial3: serial@54006b00 {
|
||||||
i2c5: i2c@58785000 {
|
compatible = "socionext,uniphier-uart";
|
||||||
compatible = "socionext,uniphier-fi2c";
|
status = "disabled";
|
||||||
reg = <0x58785000 0x80>;
|
reg = <0x54006b00 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 177 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 25 4>;
|
pinctrl-0 = <&pinctrl_uart3>;
|
||||||
clocks = <&peri_clk 9>;
|
clocks = <&peri_clk 3>;
|
||||||
clock-frequency = <400000>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
/* chip-internal connection for HDMI */
|
i2c0: i2c@58780000 {
|
||||||
i2c6: i2c@58786000 {
|
compatible = "socionext,uniphier-fi2c";
|
||||||
compatible = "socionext,uniphier-fi2c";
|
status = "disabled";
|
||||||
reg = <0x58786000 0x80>;
|
reg = <0x58780000 0x80>;
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
interrupts = <0 26 4>;
|
interrupts = <0 41 4>;
|
||||||
clocks = <&peri_clk 10>;
|
pinctrl-names = "default";
|
||||||
clock-frequency = <400000>;
|
pinctrl-0 = <&pinctrl_i2c0>;
|
||||||
|
clocks = <&peri_clk 4>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c1: i2c@58781000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58781000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 42 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c1>;
|
||||||
|
clocks = <&peri_clk 5>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c2: i2c@58782000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58782000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 43 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c2>;
|
||||||
|
clocks = <&peri_clk 6>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c3: i2c@58783000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58783000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 44 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c3>;
|
||||||
|
clocks = <&peri_clk 7>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* chip-internal connection for DMD */
|
||||||
|
i2c4: i2c@58784000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
reg = <0x58784000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 45 4>;
|
||||||
|
clocks = <&peri_clk 8>;
|
||||||
|
clock-frequency = <400000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* chip-internal connection for STM */
|
||||||
|
i2c5: i2c@58785000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
reg = <0x58785000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 25 4>;
|
||||||
|
clocks = <&peri_clk 9>;
|
||||||
|
clock-frequency = <400000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* chip-internal connection for HDMI */
|
||||||
|
i2c6: i2c@58786000 {
|
||||||
|
compatible = "socionext,uniphier-fi2c";
|
||||||
|
reg = <0x58786000 0x80>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 26 4>;
|
||||||
|
clocks = <&peri_clk 10>;
|
||||||
|
clock-frequency = <400000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
system_bus: system-bus@58c00000 {
|
||||||
|
compatible = "socionext,uniphier-system-bus";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58c00000 0x400>;
|
||||||
|
#address-cells = <2>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_system_bus>;
|
||||||
|
};
|
||||||
|
|
||||||
|
smpctrl@59800000 {
|
||||||
|
compatible = "socionext,uniphier-smpctrl";
|
||||||
|
reg = <0x59801000 0x400>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sdctrl@59810000 {
|
||||||
|
compatible = "socionext,uniphier-pxs2-sdctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59810000 0x800>;
|
||||||
|
|
||||||
|
sd_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-pxs2-sd-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sd_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-pxs2-sd-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
perictrl@59820000 {
|
||||||
|
compatible = "socionext,uniphier-pxs2-perictrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59820000 0x200>;
|
||||||
|
|
||||||
|
peri_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-pxs2-peri-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
peri_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-pxs2-peri-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
soc-glue@5f800000 {
|
||||||
|
compatible = "socionext,uniphier-pxs2-soc-glue",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x5f800000 0x2000>;
|
||||||
|
|
||||||
|
pinctrl: pinctrl {
|
||||||
|
compatible = "socionext,uniphier-pxs2-pinctrl";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000200 {
|
||||||
|
compatible = "arm,cortex-a9-global-timer";
|
||||||
|
reg = <0x60000200 0x20>;
|
||||||
|
interrupts = <1 11 0xf04>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000600 {
|
||||||
|
compatible = "arm,cortex-a9-twd-timer";
|
||||||
|
reg = <0x60000600 0x20>;
|
||||||
|
interrupts = <1 13 0xf04>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
intc: interrupt-controller@60001000 {
|
||||||
|
compatible = "arm,cortex-a9-gic";
|
||||||
|
reg = <0x60001000 0x1000>,
|
||||||
|
<0x60000100 0x100>;
|
||||||
|
#interrupt-cells = <3>;
|
||||||
|
interrupt-controller;
|
||||||
|
};
|
||||||
|
|
||||||
|
sysctrl@61840000 {
|
||||||
|
compatible = "socionext,uniphier-pxs2-sysctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x61840000 0x10000>;
|
||||||
|
|
||||||
|
sys_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-pxs2-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sys_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-pxs2-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
&refclk {
|
/include/ "uniphier-pinctrl.dtsi"
|
||||||
clock-frequency = <25000000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_clk {
|
|
||||||
compatible = "socionext,uniphier-pxs2-sd-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_rst {
|
|
||||||
compatible = "socionext,uniphier-pxs2-sd-reset";
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_clk {
|
|
||||||
compatible = "socionext,uniphier-pxs2-peri-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_rst {
|
|
||||||
compatible = "socionext,uniphier-pxs2-peri-reset";
|
|
||||||
};
|
|
||||||
|
|
||||||
&pinctrl {
|
|
||||||
compatible = "socionext,uniphier-pxs2-pinctrl";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_clk {
|
|
||||||
compatible = "socionext,uniphier-pxs2-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_rst {
|
|
||||||
compatible = "socionext,uniphier-pxs2-reset";
|
|
||||||
};
|
|
||||||
|
@ -43,7 +43,7 @@
|
|||||||
* OTHER DEALINGS IN THE SOFTWARE.
|
* OTHER DEALINGS IN THE SOFTWARE.
|
||||||
*/
|
*/
|
||||||
|
|
||||||
/include/ "uniphier-common32.dtsi"
|
/include/ "skeleton.dtsi"
|
||||||
|
|
||||||
/ {
|
/ {
|
||||||
compatible = "socionext,uniphier-sld8";
|
compatible = "socionext,uniphier-sld8";
|
||||||
@ -61,146 +61,267 @@
|
|||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
psci {
|
||||||
|
compatible = "arm,psci-0.2";
|
||||||
|
method = "smc";
|
||||||
|
};
|
||||||
|
|
||||||
clocks {
|
clocks {
|
||||||
|
refclk: ref {
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
#clock-cells = <0>;
|
||||||
|
clock-frequency = <25000000>;
|
||||||
|
};
|
||||||
|
|
||||||
arm_timer_clk: arm_timer_clk {
|
arm_timer_clk: arm_timer_clk {
|
||||||
#clock-cells = <0>;
|
#clock-cells = <0>;
|
||||||
compatible = "fixed-clock";
|
compatible = "fixed-clock";
|
||||||
clock-frequency = <50000000>;
|
clock-frequency = <50000000>;
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
};
|
|
||||||
|
|
||||||
&soc {
|
soc {
|
||||||
l2: l2-cache@500c0000 {
|
compatible = "simple-bus";
|
||||||
compatible = "socionext,uniphier-system-cache";
|
|
||||||
reg = <0x500c0000 0x2000>, <0x503c0100 0x4>, <0x506c0000 0x400>;
|
|
||||||
interrupts = <0 174 4>, <0 175 4>;
|
|
||||||
cache-unified;
|
|
||||||
cache-size = <(256 * 1024)>;
|
|
||||||
cache-sets = <256>;
|
|
||||||
cache-line-size = <128>;
|
|
||||||
cache-level = <2>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c0: i2c@58400000 {
|
|
||||||
compatible = "socionext,uniphier-i2c";
|
|
||||||
status = "disabled";
|
|
||||||
reg = <0x58400000 0x40>;
|
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <1>;
|
||||||
interrupts = <0 41 1>;
|
ranges;
|
||||||
pinctrl-names = "default";
|
interrupt-parent = <&intc>;
|
||||||
pinctrl-0 = <&pinctrl_i2c0>;
|
|
||||||
clocks = <&peri_clk 4>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c1: i2c@58480000 {
|
l2: l2-cache@500c0000 {
|
||||||
compatible = "socionext,uniphier-i2c";
|
compatible = "socionext,uniphier-system-cache";
|
||||||
status = "disabled";
|
reg = <0x500c0000 0x2000>, <0x503c0100 0x4>,
|
||||||
reg = <0x58480000 0x40>;
|
<0x506c0000 0x400>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 174 4>, <0 175 4>;
|
||||||
#size-cells = <0>;
|
cache-unified;
|
||||||
interrupts = <0 42 1>;
|
cache-size = <(256 * 1024)>;
|
||||||
pinctrl-names = "default";
|
cache-sets = <256>;
|
||||||
pinctrl-0 = <&pinctrl_i2c1>;
|
cache-line-size = <128>;
|
||||||
clocks = <&peri_clk 5>;
|
cache-level = <2>;
|
||||||
clock-frequency = <100000>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
/* chip-internal connection for DMD */
|
serial0: serial@54006800 {
|
||||||
i2c2: i2c@58500000 {
|
compatible = "socionext,uniphier-uart";
|
||||||
compatible = "socionext,uniphier-i2c";
|
status = "disabled";
|
||||||
reg = <0x58500000 0x40>;
|
reg = <0x54006800 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 33 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 43 1>;
|
pinctrl-0 = <&pinctrl_uart0>;
|
||||||
pinctrl-names = "default";
|
clocks = <&peri_clk 0>;
|
||||||
pinctrl-0 = <&pinctrl_i2c2>;
|
};
|
||||||
clocks = <&peri_clk 6>;
|
|
||||||
clock-frequency = <400000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
i2c3: i2c@58580000 {
|
serial1: serial@54006900 {
|
||||||
compatible = "socionext,uniphier-i2c";
|
compatible = "socionext,uniphier-uart";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x58580000 0x40>;
|
reg = <0x54006900 0x40>;
|
||||||
#address-cells = <1>;
|
interrupts = <0 35 4>;
|
||||||
#size-cells = <0>;
|
pinctrl-names = "default";
|
||||||
interrupts = <0 44 1>;
|
pinctrl-0 = <&pinctrl_uart1>;
|
||||||
pinctrl-names = "default";
|
clocks = <&peri_clk 1>;
|
||||||
pinctrl-0 = <&pinctrl_i2c3>;
|
};
|
||||||
clocks = <&peri_clk 7>;
|
|
||||||
clock-frequency = <100000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
usb0: usb@5a800100 {
|
serial2: serial@54006a00 {
|
||||||
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
compatible = "socionext,uniphier-uart";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x5a800100 0x100>;
|
reg = <0x54006a00 0x40>;
|
||||||
interrupts = <0 80 4>;
|
interrupts = <0 37 4>;
|
||||||
pinctrl-names = "default";
|
pinctrl-names = "default";
|
||||||
pinctrl-0 = <&pinctrl_usb0>;
|
pinctrl-0 = <&pinctrl_uart2>;
|
||||||
clocks = <&mio_clk 7>, <&mio_clk 8>, <&mio_clk 12>;
|
clocks = <&peri_clk 2>;
|
||||||
resets = <&mio_rst 7>, <&mio_rst 8>, <&mio_rst 12>, <&sys_rst 8>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
usb1: usb@5a810100 {
|
serial3: serial@54006b00 {
|
||||||
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
compatible = "socionext,uniphier-uart";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x5a810100 0x100>;
|
reg = <0x54006b00 0x40>;
|
||||||
interrupts = <0 81 4>;
|
interrupts = <0 29 4>;
|
||||||
pinctrl-names = "default";
|
pinctrl-names = "default";
|
||||||
pinctrl-0 = <&pinctrl_usb1>;
|
pinctrl-0 = <&pinctrl_uart3>;
|
||||||
clocks = <&mio_clk 7>, <&mio_clk 9>, <&mio_clk 13>;
|
clocks = <&peri_clk 3>;
|
||||||
resets = <&mio_rst 7>, <&mio_rst 9>, <&mio_rst 13>, <&sys_rst 8>;
|
};
|
||||||
};
|
|
||||||
|
|
||||||
usb2: usb@5a820100 {
|
i2c0: i2c@58400000 {
|
||||||
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
compatible = "socionext,uniphier-i2c";
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
reg = <0x5a820100 0x100>;
|
reg = <0x58400000 0x40>;
|
||||||
interrupts = <0 82 4>;
|
#address-cells = <1>;
|
||||||
pinctrl-names = "default";
|
#size-cells = <0>;
|
||||||
pinctrl-0 = <&pinctrl_usb2>;
|
interrupts = <0 41 1>;
|
||||||
clocks = <&mio_clk 7>, <&mio_clk 10>, <&mio_clk 14>;
|
pinctrl-names = "default";
|
||||||
resets = <&mio_rst 7>, <&mio_rst 10>, <&mio_rst 14>, <&sys_rst 8>;
|
pinctrl-0 = <&pinctrl_i2c0>;
|
||||||
|
clocks = <&peri_clk 4>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c1: i2c@58480000 {
|
||||||
|
compatible = "socionext,uniphier-i2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58480000 0x40>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 42 1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c1>;
|
||||||
|
clocks = <&peri_clk 5>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* chip-internal connection for DMD */
|
||||||
|
i2c2: i2c@58500000 {
|
||||||
|
compatible = "socionext,uniphier-i2c";
|
||||||
|
reg = <0x58500000 0x40>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 43 1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c2>;
|
||||||
|
clocks = <&peri_clk 6>;
|
||||||
|
clock-frequency = <400000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
i2c3: i2c@58580000 {
|
||||||
|
compatible = "socionext,uniphier-i2c";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58580000 0x40>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupts = <0 44 1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_i2c3>;
|
||||||
|
clocks = <&peri_clk 7>;
|
||||||
|
clock-frequency = <100000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
system_bus: system-bus@58c00000 {
|
||||||
|
compatible = "socionext,uniphier-system-bus";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x58c00000 0x400>;
|
||||||
|
#address-cells = <2>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_system_bus>;
|
||||||
|
};
|
||||||
|
|
||||||
|
smpctrl@59800000 {
|
||||||
|
compatible = "socionext,uniphier-smpctrl";
|
||||||
|
reg = <0x59801000 0x400>;
|
||||||
|
};
|
||||||
|
|
||||||
|
mioctrl@59810000 {
|
||||||
|
compatible = "socionext,uniphier-sld8-mioctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59810000 0x800>;
|
||||||
|
|
||||||
|
mio_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-sld8-mio-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
mio_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-sld8-mio-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
perictrl@59820000 {
|
||||||
|
compatible = "socionext,uniphier-sld8-perictrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x59820000 0x200>;
|
||||||
|
|
||||||
|
peri_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-sld8-peri-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
peri_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-sld8-peri-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
usb0: usb@5a800100 {
|
||||||
|
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x5a800100 0x100>;
|
||||||
|
interrupts = <0 80 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_usb0>;
|
||||||
|
clocks = <&mio_clk 7>, <&mio_clk 8>, <&mio_clk 12>;
|
||||||
|
resets = <&sys_rst 8>, <&mio_rst 7>, <&mio_rst 8>,
|
||||||
|
<&mio_rst 12>;
|
||||||
|
};
|
||||||
|
|
||||||
|
usb1: usb@5a810100 {
|
||||||
|
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x5a810100 0x100>;
|
||||||
|
interrupts = <0 81 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_usb1>;
|
||||||
|
clocks = <&mio_clk 7>, <&mio_clk 9>, <&mio_clk 13>;
|
||||||
|
resets = <&sys_rst 8>, <&mio_rst 7>, <&mio_rst 9>,
|
||||||
|
<&mio_rst 13>;
|
||||||
|
};
|
||||||
|
|
||||||
|
usb2: usb@5a820100 {
|
||||||
|
compatible = "socionext,uniphier-ehci", "generic-ehci";
|
||||||
|
status = "disabled";
|
||||||
|
reg = <0x5a820100 0x100>;
|
||||||
|
interrupts = <0 82 4>;
|
||||||
|
pinctrl-names = "default";
|
||||||
|
pinctrl-0 = <&pinctrl_usb2>;
|
||||||
|
clocks = <&mio_clk 7>, <&mio_clk 10>, <&mio_clk 14>;
|
||||||
|
resets = <&sys_rst 8>, <&mio_rst 7>, <&mio_rst 10>,
|
||||||
|
<&mio_rst 14>;
|
||||||
|
};
|
||||||
|
|
||||||
|
soc-glue@5f800000 {
|
||||||
|
compatible = "socionext,uniphier-sld8-soc-glue",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x5f800000 0x2000>;
|
||||||
|
|
||||||
|
pinctrl: pinctrl {
|
||||||
|
compatible = "socionext,uniphier-sld8-pinctrl";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000200 {
|
||||||
|
compatible = "arm,cortex-a9-global-timer";
|
||||||
|
reg = <0x60000200 0x20>;
|
||||||
|
interrupts = <1 11 0x104>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@60000600 {
|
||||||
|
compatible = "arm,cortex-a9-twd-timer";
|
||||||
|
reg = <0x60000600 0x20>;
|
||||||
|
interrupts = <1 13 0x104>;
|
||||||
|
clocks = <&arm_timer_clk>;
|
||||||
|
};
|
||||||
|
|
||||||
|
intc: interrupt-controller@60001000 {
|
||||||
|
compatible = "arm,cortex-a9-gic";
|
||||||
|
reg = <0x60001000 0x1000>,
|
||||||
|
<0x60000100 0x100>;
|
||||||
|
#interrupt-cells = <3>;
|
||||||
|
interrupt-controller;
|
||||||
|
};
|
||||||
|
|
||||||
|
sysctrl@61840000 {
|
||||||
|
compatible = "socionext,uniphier-sld8-sysctrl",
|
||||||
|
"simple-mfd", "syscon";
|
||||||
|
reg = <0x61840000 0x10000>;
|
||||||
|
|
||||||
|
sys_clk: clock {
|
||||||
|
compatible = "socionext,uniphier-sld8-clock";
|
||||||
|
#clock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sys_rst: reset {
|
||||||
|
compatible = "socionext,uniphier-sld8-reset";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
&refclk {
|
/include/ "uniphier-pinctrl.dtsi"
|
||||||
clock-frequency = <25000000>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&serial3 {
|
|
||||||
interrupts = <0 29 4>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_clk {
|
|
||||||
compatible = "socionext,uniphier-sld8-mio-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&mio_rst {
|
|
||||||
compatible = "socionext,uniphier-sld8-mio-reset";
|
|
||||||
resets = <&sys_rst 7>;
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_clk {
|
|
||||||
compatible = "socionext,uniphier-sld8-peri-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&peri_rst {
|
|
||||||
compatible = "socionext,uniphier-sld8-peri-reset";
|
|
||||||
};
|
|
||||||
|
|
||||||
&pinctrl {
|
|
||||||
compatible = "socionext,uniphier-sld8-pinctrl";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_clk {
|
|
||||||
compatible = "socionext,uniphier-sld8-clock";
|
|
||||||
};
|
|
||||||
|
|
||||||
&sys_rst {
|
|
||||||
compatible = "socionext,uniphier-sld8-reset";
|
|
||||||
};
|
|
||||||
|
Loading…
x
Reference in New Issue
Block a user