arm: vt8500: Add device tree files for VIA/Wondermedia SoC's
Add device tree files for VT8500, WM8505 and WM8650 SoC's and reference boards. Signed-off-by: Tony Prisk <linux@prisktech.co.nz>
This commit is contained in:
parent
55d512e245
commit
cb935e7157
36
arch/arm/boot/dts/vt8500-bv07.dts
Normal file
36
arch/arm/boot/dts/vt8500-bv07.dts
Normal file
@ -0,0 +1,36 @@
|
|||||||
|
/*
|
||||||
|
* vt8500-bv07.dts - Device tree file for Benign BV07 Netbook
|
||||||
|
*
|
||||||
|
* Copyright (C) 2012 Tony Prisk <linux@prisktech.co.nz>
|
||||||
|
*
|
||||||
|
* Licensed under GPLv2 or later
|
||||||
|
*/
|
||||||
|
|
||||||
|
/dts-v1/;
|
||||||
|
/include/ "vt8500.dtsi"
|
||||||
|
|
||||||
|
/ {
|
||||||
|
model = "Benign BV07 Netbook";
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Display node is based on Sascha Hauer's patch on dri-devel.
|
||||||
|
* Added a bpp property to calculate the size of the framebuffer
|
||||||
|
* until the binding is formalized.
|
||||||
|
*/
|
||||||
|
display: display@0 {
|
||||||
|
modes {
|
||||||
|
mode0: mode@0 {
|
||||||
|
hactive = <800>;
|
||||||
|
vactive = <480>;
|
||||||
|
hback-porch = <88>;
|
||||||
|
hfront-porch = <40>;
|
||||||
|
hsync-len = <0>;
|
||||||
|
vback-porch = <32>;
|
||||||
|
vfront-porch = <11>;
|
||||||
|
vsync-len = <1>;
|
||||||
|
clock = <0>; /* unused but required */
|
||||||
|
bpp = <16>; /* non-standard but required */
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
116
arch/arm/boot/dts/vt8500.dtsi
Normal file
116
arch/arm/boot/dts/vt8500.dtsi
Normal file
@ -0,0 +1,116 @@
|
|||||||
|
/*
|
||||||
|
* vt8500.dtsi - Device tree file for VIA VT8500 SoC
|
||||||
|
*
|
||||||
|
* Copyright (C) 2012 Tony Prisk <linux@prisktech.co.nz>
|
||||||
|
*
|
||||||
|
* Licensed under GPLv2 or later
|
||||||
|
*/
|
||||||
|
|
||||||
|
/include/ "skeleton.dtsi"
|
||||||
|
|
||||||
|
/ {
|
||||||
|
compatible = "via,vt8500";
|
||||||
|
|
||||||
|
soc {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
ranges;
|
||||||
|
interrupt-parent = <&intc>;
|
||||||
|
|
||||||
|
intc: interrupt-controller@d8140000 {
|
||||||
|
compatible = "via,vt8500-intc";
|
||||||
|
interrupt-controller;
|
||||||
|
reg = <0xd8140000 0x10000>;
|
||||||
|
#interrupt-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
gpio: gpio-controller@d8110000 {
|
||||||
|
compatible = "via,vt8500-gpio";
|
||||||
|
gpio-controller;
|
||||||
|
reg = <0xd8110000 0x10000>;
|
||||||
|
#gpio-cells = <3>;
|
||||||
|
};
|
||||||
|
|
||||||
|
pmc@d8130000 {
|
||||||
|
compatible = "via,vt8500-pmc";
|
||||||
|
reg = <0xd8130000 0x1000>;
|
||||||
|
|
||||||
|
clocks {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
|
||||||
|
ref24: ref24M {
|
||||||
|
#clock-cells = <0>;
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
clock-frequency = <24000000>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@d8130100 {
|
||||||
|
compatible = "via,vt8500-timer";
|
||||||
|
reg = <0xd8130100 0x28>;
|
||||||
|
interrupts = <36>;
|
||||||
|
};
|
||||||
|
|
||||||
|
ehci@d8007900 {
|
||||||
|
compatible = "via,vt8500-ehci";
|
||||||
|
reg = <0xd8007900 0x200>;
|
||||||
|
interrupts = <43>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uhci@d8007b00 {
|
||||||
|
compatible = "platform-uhci";
|
||||||
|
reg = <0xd8007b00 0x200>;
|
||||||
|
interrupts = <43>;
|
||||||
|
};
|
||||||
|
|
||||||
|
fb@d800e400 {
|
||||||
|
compatible = "via,vt8500-fb";
|
||||||
|
reg = <0xd800e400 0x400>;
|
||||||
|
interrupts = <12>;
|
||||||
|
display = <&display>;
|
||||||
|
default-mode = <&mode0>;
|
||||||
|
};
|
||||||
|
|
||||||
|
ge_rops@d8050400 {
|
||||||
|
compatible = "wm,prizm-ge-rops";
|
||||||
|
reg = <0xd8050400 0x100>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d8200000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd8200000 0x1040>;
|
||||||
|
interrupts = <32>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d82b0000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd82b0000 0x1040>;
|
||||||
|
interrupts = <33>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d8210000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd8210000 0x1040>;
|
||||||
|
interrupts = <47>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d82c0000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd82c0000 0x1040>;
|
||||||
|
interrupts = <50>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
rtc@d8100000 {
|
||||||
|
compatible = "via,vt8500-rtc";
|
||||||
|
reg = <0xd8100000 0x10000>;
|
||||||
|
interrupts = <48>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
36
arch/arm/boot/dts/wm8505-ref.dts
Normal file
36
arch/arm/boot/dts/wm8505-ref.dts
Normal file
@ -0,0 +1,36 @@
|
|||||||
|
/*
|
||||||
|
* wm8505-ref.dts - Device tree file for Wondermedia WM8505 reference netbook
|
||||||
|
*
|
||||||
|
* Copyright (C) 2012 Tony Prisk <linux@prisktech.co.nz>
|
||||||
|
*
|
||||||
|
* Licensed under GPLv2 or later
|
||||||
|
*/
|
||||||
|
|
||||||
|
/dts-v1/;
|
||||||
|
/include/ "wm8505.dtsi"
|
||||||
|
|
||||||
|
/ {
|
||||||
|
model = "Wondermedia WM8505 Netbook";
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Display node is based on Sascha Hauer's patch on dri-devel.
|
||||||
|
* Added a bpp property to calculate the size of the framebuffer
|
||||||
|
* until the binding is formalized.
|
||||||
|
*/
|
||||||
|
display: display@0 {
|
||||||
|
modes {
|
||||||
|
mode0: mode@0 {
|
||||||
|
hactive = <800>;
|
||||||
|
vactive = <480>;
|
||||||
|
hback-porch = <88>;
|
||||||
|
hfront-porch = <40>;
|
||||||
|
hsync-len = <0>;
|
||||||
|
vback-porch = <32>;
|
||||||
|
vfront-porch = <11>;
|
||||||
|
vsync-len = <1>;
|
||||||
|
clock = <0>; /* unused but required */
|
||||||
|
bpp = <32>; /* non-standard but required */
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
143
arch/arm/boot/dts/wm8505.dtsi
Normal file
143
arch/arm/boot/dts/wm8505.dtsi
Normal file
@ -0,0 +1,143 @@
|
|||||||
|
/*
|
||||||
|
* wm8505.dtsi - Device tree file for Wondermedia WM8505 SoC
|
||||||
|
*
|
||||||
|
* Copyright (C) 2012 Tony Prisk <linux@prisktech.co.nz>
|
||||||
|
*
|
||||||
|
* Licensed under GPLv2 or later
|
||||||
|
*/
|
||||||
|
|
||||||
|
/include/ "skeleton.dtsi"
|
||||||
|
|
||||||
|
/ {
|
||||||
|
compatible = "wm,wm8505";
|
||||||
|
|
||||||
|
cpus {
|
||||||
|
cpu@0 {
|
||||||
|
compatible = "arm,arm926ejs";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
soc {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
ranges;
|
||||||
|
interrupt-parent = <&intc0>;
|
||||||
|
|
||||||
|
intc0: interrupt-controller@d8140000 {
|
||||||
|
compatible = "via,vt8500-intc";
|
||||||
|
interrupt-controller;
|
||||||
|
reg = <0xd8140000 0x10000>;
|
||||||
|
#interrupt-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* Secondary IC cascaded to intc0 */
|
||||||
|
intc1: interrupt-controller@d8150000 {
|
||||||
|
compatible = "via,vt8500-intc";
|
||||||
|
interrupt-controller;
|
||||||
|
#interrupt-cells = <1>;
|
||||||
|
reg = <0xD8150000 0x10000>;
|
||||||
|
interrupts = <56 57 58 59 60 61 62 63>;
|
||||||
|
};
|
||||||
|
|
||||||
|
gpio: gpio-controller@d8110000 {
|
||||||
|
compatible = "wm,wm8505-gpio";
|
||||||
|
gpio-controller;
|
||||||
|
reg = <0xd8110000 0x10000>;
|
||||||
|
#gpio-cells = <3>;
|
||||||
|
};
|
||||||
|
|
||||||
|
pmc@d8130000 {
|
||||||
|
compatible = "via,vt8500-pmc";
|
||||||
|
reg = <0xd8130000 0x1000>;
|
||||||
|
clocks {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
|
||||||
|
ref24: ref24M {
|
||||||
|
#clock-cells = <0>;
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
clock-frequency = <24000000>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@d8130100 {
|
||||||
|
compatible = "via,vt8500-timer";
|
||||||
|
reg = <0xd8130100 0x28>;
|
||||||
|
interrupts = <36>;
|
||||||
|
};
|
||||||
|
|
||||||
|
ehci@d8007100 {
|
||||||
|
compatible = "via,vt8500-ehci";
|
||||||
|
reg = <0xd8007100 0x200>;
|
||||||
|
interrupts = <43>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uhci@d8007300 {
|
||||||
|
compatible = "platform-uhci";
|
||||||
|
reg = <0xd8007300 0x200>;
|
||||||
|
interrupts = <43>;
|
||||||
|
};
|
||||||
|
|
||||||
|
fb@d8050800 {
|
||||||
|
compatible = "wm,wm8505-fb";
|
||||||
|
reg = <0xd8050800 0x200>;
|
||||||
|
display = <&display>;
|
||||||
|
default-mode = <&mode0>;
|
||||||
|
};
|
||||||
|
|
||||||
|
ge_rops@d8050400 {
|
||||||
|
compatible = "wm,prizm-ge-rops";
|
||||||
|
reg = <0xd8050400 0x100>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d8200000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd8200000 0x1040>;
|
||||||
|
interrupts = <32>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d82b0000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd82b0000 0x1040>;
|
||||||
|
interrupts = <33>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d8210000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd8210000 0x1040>;
|
||||||
|
interrupts = <47>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d82c0000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd82c0000 0x1040>;
|
||||||
|
interrupts = <50>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d8370000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd8370000 0x1040>;
|
||||||
|
interrupts = <31>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d8380000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd8380000 0x1040>;
|
||||||
|
interrupts = <30>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
rtc@d8100000 {
|
||||||
|
compatible = "via,vt8500-rtc";
|
||||||
|
reg = <0xd8100000 0x10000>;
|
||||||
|
interrupts = <48>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
36
arch/arm/boot/dts/wm8650-mid.dts
Normal file
36
arch/arm/boot/dts/wm8650-mid.dts
Normal file
@ -0,0 +1,36 @@
|
|||||||
|
/*
|
||||||
|
* wm8650-mid.dts - Device tree file for Wondermedia WM8650-MID Tablet
|
||||||
|
*
|
||||||
|
* Copyright (C) 2012 Tony Prisk <linux@prisktech.co.nz>
|
||||||
|
*
|
||||||
|
* Licensed under GPLv2 or later
|
||||||
|
*/
|
||||||
|
|
||||||
|
/dts-v1/;
|
||||||
|
/include/ "wm8650.dtsi"
|
||||||
|
|
||||||
|
/ {
|
||||||
|
model = "Wondermedia WM8650-MID Tablet";
|
||||||
|
|
||||||
|
/*
|
||||||
|
* Display node is based on Sascha Hauer's patch on dri-devel.
|
||||||
|
* Added a bpp property to calculate the size of the framebuffer
|
||||||
|
* until the binding is formalized.
|
||||||
|
*/
|
||||||
|
display: display@0 {
|
||||||
|
modes {
|
||||||
|
mode0: mode@0 {
|
||||||
|
hactive = <800>;
|
||||||
|
vactive = <480>;
|
||||||
|
hback-porch = <88>;
|
||||||
|
hfront-porch = <40>;
|
||||||
|
hsync-len = <0>;
|
||||||
|
vback-porch = <32>;
|
||||||
|
vfront-porch = <11>;
|
||||||
|
vsync-len = <1>;
|
||||||
|
clock = <0>; /* unused but required */
|
||||||
|
bpp = <16>; /* non-standard but required */
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
147
arch/arm/boot/dts/wm8650.dtsi
Normal file
147
arch/arm/boot/dts/wm8650.dtsi
Normal file
@ -0,0 +1,147 @@
|
|||||||
|
/*
|
||||||
|
* wm8650.dtsi - Device tree file for Wondermedia WM8650 SoC
|
||||||
|
*
|
||||||
|
* Copyright (C) 2012 Tony Prisk <linux@prisktech.co.nz>
|
||||||
|
*
|
||||||
|
* Licensed under GPLv2 or later
|
||||||
|
*/
|
||||||
|
|
||||||
|
/include/ "skeleton.dtsi"
|
||||||
|
|
||||||
|
/ {
|
||||||
|
compatible = "wm,wm8650";
|
||||||
|
|
||||||
|
soc {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
ranges;
|
||||||
|
interrupt-parent = <&intc0>;
|
||||||
|
|
||||||
|
intc0: interrupt-controller@d8140000 {
|
||||||
|
compatible = "via,vt8500-intc";
|
||||||
|
interrupt-controller;
|
||||||
|
reg = <0xd8140000 0x10000>;
|
||||||
|
#interrupt-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
/* Secondary IC cascaded to intc0 */
|
||||||
|
intc1: interrupt-controller@d8150000 {
|
||||||
|
compatible = "via,vt8500-intc";
|
||||||
|
interrupt-controller;
|
||||||
|
#interrupt-cells = <1>;
|
||||||
|
reg = <0xD8150000 0x10000>;
|
||||||
|
interrupts = <56 57 58 59 60 61 62 63>;
|
||||||
|
};
|
||||||
|
|
||||||
|
gpio: gpio-controller@d8110000 {
|
||||||
|
compatible = "wm,wm8650-gpio";
|
||||||
|
gpio-controller;
|
||||||
|
reg = <0xd8110000 0x10000>;
|
||||||
|
#gpio-cells = <3>;
|
||||||
|
};
|
||||||
|
|
||||||
|
pmc@d8130000 {
|
||||||
|
compatible = "via,vt8500-pmc";
|
||||||
|
reg = <0xd8130000 0x1000>;
|
||||||
|
|
||||||
|
clocks {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
|
||||||
|
ref25: ref25M {
|
||||||
|
#clock-cells = <0>;
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
clock-frequency = <25000000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
ref24: ref24M {
|
||||||
|
#clock-cells = <0>;
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
clock-frequency = <24000000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
plla: plla {
|
||||||
|
#clock-cells = <0>;
|
||||||
|
compatible = "wm,wm8650-pll-clock";
|
||||||
|
clocks = <&ref25>;
|
||||||
|
reg = <0x200>;
|
||||||
|
};
|
||||||
|
|
||||||
|
pllb: pllb {
|
||||||
|
#clock-cells = <0>;
|
||||||
|
compatible = "wm,wm8650-pll-clock";
|
||||||
|
clocks = <&ref25>;
|
||||||
|
reg = <0x204>;
|
||||||
|
};
|
||||||
|
|
||||||
|
arm: arm {
|
||||||
|
#clock-cells = <0>;
|
||||||
|
compatible = "via,vt8500-device-clock";
|
||||||
|
clocks = <&plla>;
|
||||||
|
divisor-reg = <0x300>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sdhc: sdhc {
|
||||||
|
#clock-cells = <0>;
|
||||||
|
compatible = "via,vt8500-device-clock";
|
||||||
|
clocks = <&pllb>;
|
||||||
|
divisor-reg = <0x328>;
|
||||||
|
divisor-mask = <0x3f>;
|
||||||
|
enable-reg = <0x254>;
|
||||||
|
enable-bit = <18>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@d8130100 {
|
||||||
|
compatible = "via,vt8500-timer";
|
||||||
|
reg = <0xd8130100 0x28>;
|
||||||
|
interrupts = <36>;
|
||||||
|
};
|
||||||
|
|
||||||
|
ehci@d8007900 {
|
||||||
|
compatible = "via,vt8500-ehci";
|
||||||
|
reg = <0xd8007900 0x200>;
|
||||||
|
interrupts = <43>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uhci@d8007b00 {
|
||||||
|
compatible = "platform-uhci";
|
||||||
|
reg = <0xd8007b00 0x200>;
|
||||||
|
interrupts = <43>;
|
||||||
|
};
|
||||||
|
|
||||||
|
fb@d8050800 {
|
||||||
|
compatible = "wm,wm8505-fb";
|
||||||
|
reg = <0xd8050800 0x200>;
|
||||||
|
display = <&display>;
|
||||||
|
default-mode = <&mode0>;
|
||||||
|
};
|
||||||
|
|
||||||
|
ge_rops@d8050400 {
|
||||||
|
compatible = "wm,prizm-ge-rops";
|
||||||
|
reg = <0xd8050400 0x100>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d8200000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd8200000 0x1040>;
|
||||||
|
interrupts = <32>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
uart@d82b0000 {
|
||||||
|
compatible = "via,vt8500-uart";
|
||||||
|
reg = <0xd82b0000 0x1040>;
|
||||||
|
interrupts = <33>;
|
||||||
|
clocks = <&ref24>;
|
||||||
|
};
|
||||||
|
|
||||||
|
rtc@d8100000 {
|
||||||
|
compatible = "via,vt8500-rtc";
|
||||||
|
reg = <0xd8100000 0x10000>;
|
||||||
|
interrupts = <48>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
Loading…
Reference in New Issue
Block a user